바카라 커뮤니티-가장 추천하는 바카라 사이트

 

업데이트 (mm/dd/yyyy) : 07/24/2003

라이트닝 바카라 팀 개발 고속 LSIS에서 전력 소비를 절반으로 반으로 줄일 수있는 시계 타이밍을 조정하는 유전자 알고리즘 기반 방법 : 조정 된 시계 타이밍이 향상된 시계 주파수와 감소 된 설계 시간을 제공합니다

하이라이트

  • 유전자 알고리즘 (GA)을 사용한 시계 타이밍 조정을 통해 전원 공급 전압을 이전 레벨로 2/3로 줄임으로써 GHZ 디지털 대규모 대규모 통합 회로 (LSI)에 의한 전력 소비가 54% 줄어 듭니다
  • 클럭 타이밍을 조정하여 작업 클록 주파수는 최대 25%까지 향상되었습니다
  • 시계 타이밍은 1 초 미만으로 조정되었으므로 방법을 대량 생산 시스템에도 적용 할 수도 있습니다
  • 조정 된 시계 타이밍을 포함하는 설계 방법을 사용하여 설계 시간을 20%줄일 수 있습니다


요약

반도체 고급 산업 과학 기술 연구소 (ASET)의 ASRC (Advanced Semiconductor Research Center)와 SEPER-ADVANCED Electronics Technologies (ASET) 협회 (ASET)는 Semiconductor Mirai Project에서 함께 작동하는 GA 기반의 조정을 조정하여 고정식 전력 공급을 통해 고정 된 전력 공급을 조정하여 LS를 사용하여 고정 된 작업 시간을 조정했습니다 수준

고속 LSI가 1GHz 이상으로 작동하면 클럭 스카우 (오스트리티 클록 신호 전송)는 설계 사양에 따라 작동 할 수있는 LSI의 비율 (운영 수익)을 줄이며 차례로 가격 인상으로 이어집니다 또한 고속 시계 작업은 고출력 소비로 문제를 일으 킵니다

이 배경에 비해, 연구팀은 대상 설계에 지정된 것보다 높은 시계 주파수를 생성하고 (최대 25%까지 향상됨) 목적을 위해 개발 된 두 가지 유형의 LSI 회로 (1GHZ ALU 및 1GHZ Multiplier를 포함한 메모리 테스트 패턴 생산 장비)에서 기능하는 방법을 개발했습니다 이 팀은 또한 전원 공급 장치 전압을 표준 12V에서 08V로 줄임으로써 전력 소비를 54% 줄였습니다 연구에 따르면 조정 된 클럭 타이밍이 전원 공급 장치 전압 감소로 인해 잘못된 타이밍을 겪는 LSI의 효과적인 작동을 가능하게합니다

또한 회로 설계 가이 방법을 사용하여 클럭 타이밍을 조정한다고 가정하면 타이밍 설계가 더 쉽다는 연구 결과가 분명히 입증되었습니다 결과적으로 설계 시간을 20% 줄일 수 있습니다 (고속 메모리 DDR-SDRAM 컨트롤러의 설계 프로세스에 대해 평가)

시계 타이밍을 조정하기위한이 방법의 적용을 용이하게하기 위해 연구팀은 3GHz에서 작동하는 실용적인 사용 LSI 칩을 개발하고 수백 MHz의 시계 주파수를 가진 모바일 컴퓨터의 전력 소비를 실험 할 계획입니다

이 연구의 세부 사항은 2003 년 6 월 12 ~ 14 일 교토의 Rihga Royal Hotel Kyoto에서 개최 된 2003 년 VLSI 회로 심포지엄에서 발표되었습니다 연구에 많은 특허가 제출되고 있습니다






▲ 페이지 위로